可编程逻辑器件与EDA技术
姚钊 青岛大学
检索结果共
个
1
第一章 EDA技术概述
1.1
EDA技术及发展
1.2
EDA设计流程及IP核
2
第二章 FPGA与CPLD的结构原理
2.1
CPLD结构原理
2.2
FPGA结构原理
3
第三章 组合电路的Verilog描述
3.1
半加器电路的Verilog描述
3.2
多路选择器的Verilog描述1
3.3
多路选择器的Verilog描述2
3.4
Verilog加法器设计
3.5
组合逻辑乘法器设计
3.6
RTL概念
4
第四章 时序仿真与硬件实现
4.1
Verilog程序输入与仿真测试
4.2
电路原理图设计流程
5
第五章 时序电路的Verilog设计
5.1
基本时序元件的Verilog设计(D触发器)1
5.2
基本时序元件的Verilog设计(D触发器)2
5.3
二进制计数器及其Verilog表述
5.4
移位寄存器的Verilog表述与设计
6
第六章 宏功能模块应用及相应语法学时
6.1
计数器LPM
6.2
LPM_RAM宏模块的设置和使用
6.3
LPM_ROM模块的设置
6.4
DDS实现原理与应用
7
第八章 Verilog设计深入
7.1
过程中的两类赋值语句
7.2
if语句归纳
8
第九章 Verilog Test Bench仿真与时序分析
8.1
Verilog 行为仿真流程
8.2
Verilog 测试基准实例
8.3
Test bench 测试流程
8.4
Verilog 系统任务和系统函数
9
第十章 Verilog状态机设计技术
9.1
Verilog状态机的一般形式
9.2
Moore型状态机及其设计
9.3
Mealy型状态机设计
9.4
不同编码类型状态机
10
第十二章 Verilog 知识拾遗
10.1
Verilog文字规则实现结构描述
10.2
常用语句补充
上一页
{
下一页